
视频编码中的DSP算法优化技术研究
作品编号:DZDQ697 开发环境: WORD全文:51页 论文字数:28000字 此视频编码中的DSP算法优化技术研究毕业设计完整版包含[论文] |
以下仅为极少介绍,详细内容请点击购买完整版!

结论
本文在介绍目前常用的的视频压缩技术基础上,主要研究了MPEG-4视频图像压缩编码标准及其相关技术。利用TI公司最新推出的TMS320DM642DSP平台,来实现和优化MPEG-4的视频编码算法。
根据MPEG-4算法的特点和DM642 DSP的硬件特点和软件环境采取了系统级、算法级和模块级优化策略。系统级优化包括:存储器优化、使用EDMA传输数据和Cache优化;算法级优化包括:代码优化和存储器相关;模块级优化包括:线性汇编改写C代码、软件流水。在系统调试部分讲述了调试过程,优化前后各项指标进行了对比。
优化后,编码QCIF格式文件,帧率达到了160帧/秒,折算下来编码CIF文件也能达到40帧/秒,符合实时传输的要求。
由于研究能力的限制,我采用了MPEG-4的简单框架作为编码算法,去掉了B-VOP,1/4像素插值、全局运动估计等一些较复杂的算法,这样的编码方案还不能完全发挥MPEG-4的框架工具的优势。我们需要了解一些高级简单框架和高级实时简单框架里面的其他工具,为我们将来的工作做些铺垫,可以逐渐增加一些复杂的算法,完善MPEG-4的编码功能 。
我们对DM642这款DSP的一些特点需要更加深入的掌握,它是一款性能极其优秀的DSP,我们只使用了其部分的功能和优化方法,还没发挥出其完全的特殊功能优势。所以这将是我以后需要更加努力的地方。
本电子电气通信自动化毕业设计“视频编码中的DSP算法优化技术研究”论文由清风毕业设计网[www.lunwen550.com]征集整理!
本文在介绍目前常用的的视频压缩技术基础上,主要研究了MPEG-4视频图像压缩编码标准及其相关技术。利用TI公司最新推出的TMS320DM642DSP平台,来实现和优化MPEG-4的视频编码算法。
根据MPEG-4算法的特点和DM642 DSP的硬件特点和软件环境采取了系统级、算法级和模块级优化策略。系统级优化包括:存储器优化、使用EDMA传输数据和Cache优化;算法级优化包括:代码优化和存储器相关;模块级优化包括:线性汇编改写C代码、软件流水。在系统调试部分讲述了调试过程,优化前后各项指标进行了对比。
优化后,编码QCIF格式文件,帧率达到了160帧/秒,折算下来编码CIF文件也能达到40帧/秒,符合实时传输的要求。
由于研究能力的限制,我采用了MPEG-4的简单框架作为编码算法,去掉了B-VOP,1/4像素插值、全局运动估计等一些较复杂的算法,这样的编码方案还不能完全发挥MPEG-4的框架工具的优势。我们需要了解一些高级简单框架和高级实时简单框架里面的其他工具,为我们将来的工作做些铺垫,可以逐渐增加一些复杂的算法,完善MPEG-4的编码功能 。
我们对DM642这款DSP的一些特点需要更加深入的掌握,它是一款性能极其优秀的DSP,我们只使用了其部分的功能和优化方法,还没发挥出其完全的特殊功能优势。所以这将是我以后需要更加努力的地方。
本电子电气通信自动化毕业设计“视频编码中的DSP算法优化技术研究”论文由清风毕业设计网[www.lunwen550.com]征集整理!
网站客服咨询
本站现有毕业设计作品均为学校答辩通过后征集或原创写作设计开发,集多年从事毕业论文工作经验及海量的资料,结合强劲的开发写作团队,全面面向广大朋友提供最直接的资源参考以及快速周到的写作设计服务。
购买后获取论文或有定做需求请加
客服微信号:hastp888
添加好友时请备注“论文”
客服微信号:hastp888
添加好友时请备注“论文”
作品目录排行